首页 > 新闻 > 专家观点 >

基于FPGA的语音存储与回放系统设计应用

2011-03-15 00:00:00   作者:   来源:   评论:0  点击:



1.设计要求
  设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。
数字化语音存储与回放系统示意图

  • 带通滤波器:通带为300Hz~3.4kHz;

  • 语音存储时间≥10s;

  • 回放语音质量良好。
  •   不能使用单片语音专用芯片实现本系统。
    2.数字化语音存储与回放系统硬件电路
      2.1 放大器1即音频信号放大电路
      音频信号放大电路如图2所示。第一级放大(-4.7)倍。IRD120实现自动增益控制,当开关打到1的位置是增益自动控制,当开关打到2的位置是手动控制。增益自动、手动控制是利用场效应管工作在可变电阻区,漏源电阻受栅源电压控制的特性。第二级放大(+101)倍。第三级放大倍数可调,最大(-20)倍,保证ADC0809满量程转换。
    音频信号放大电路

      2.2 带通滤波器
      带通滤波器如图3所示。实测带通300~3300Hz。保证语音信号不失真地通过滤波器,滤除带外的低频信号和高次谐波。
    带通滤波器

      2.3 模数转换(ADC)电路
      ADC电路如图4所示。题目要求采样频率fs=8kHz,字长=8位,可选择转换时间不超过125 μs的8位A/D转换芯片,ADC0809的转换时间为100μs,可选用ADC0809。音频信号经过放大、滤波送给ADC0809 ADC电路,将模拟量转换为数字量,再经可编程器件送给存储芯片。cp、oe、eoc、start、ale、din[7..0]接图9。
    ADC电路

      2.4 语音存储电路
    共 2 页:1 2 

    维库

    相关阅读:

    分享到: 收藏

    专题