您当前的位置是:  首页 > 资讯 > 国际 >
 首页 > 资讯 > 国际 >

新思科技的DesignWare IP获得超过250个设计的选用

2019-05-06 09:14:56   作者:   来源:CTI论坛   评论:0  点击:9072


  新思科技用于台积公司7奈米FinFET制程技术的DesignWare IP获得超过250个设计的选用 (Design Wins)
  经验证的介面、类比和基础 IP,协助客户在各式应用中实现矽晶设计成功
闂傚倸鍊搁崐鎼佸磹閹间礁纾归柟闂寸绾惧綊鏌熼梻瀵割槮缁炬儳缍婇弻鐔兼⒒鐎靛壊妲紒鐐劤缂嶅﹪寮婚悢鍏尖拻閻庨潧澹婂Σ顔剧磼閹冣挃闁硅櫕鎹囬垾鏃堝礃椤忎礁浜鹃柨婵嗙凹缁ㄥジ鏌熼惂鍝ョМ闁哄矉缍侀、姗€鎮欓幖顓燁棧闂備線娼уΛ娆戞暜閹烘缍栨繝闈涱儐閺呮煡鏌涘☉鍗炲妞ゃ儲鑹鹃埞鎴炲箠闁稿﹥顨嗛幈銊╂倻閽樺锛涘┑鐐村灍閹崇偤宕堕浣镐缓缂備礁顑呴悘婵嬫倵椤撶喍绻嗛柕鍫濈箳閸掍即鏌涢悤浣镐簽缂侇喛顕ч埥澶娢熻箛鎾剁Ш闁轰焦鍔欏畷銊╊敊鐠侯煈鏀ㄧ紓鍌氬€风粈渚€顢栭崟顖涘殑闁告挷鐒﹂~鏇㈡煙閹规劦鍤欑痪鎯у悑閹便劌顫滈崱妤€骞嬮梺绋款儐閹瑰洭骞冨⿰鍫熷殟闁靛鍎崑鎾诲锤濡や胶鍙嗛梺鍝勬处濮樸劑宕濆澶嬬厵闁告劘灏欓悞鍛婃叏婵犲嫮甯涢柟宄版嚇瀹曘劍绻濋崒娑欑暭闂傚倷娴囧畷鐢稿窗閸℃稑纾块柟鎯版缁犳煡鏌曡箛鏇烆€屾繛绗哄姂閺屽秷顧侀柛鎾寸懇椤㈡岸鏁愰崱娆戠槇濠殿喗锕╅崢鍏肩濠婂懐纾奸柣鎰靛墮椤庢粌顪冪€涙ɑ鍊愮€殿喗鐓¢、妤呭礋椤戣姤瀚奸梻浣告贡鏋繛鎾棑缁骞樼€靛摜顔曢柣鐘叉厂閸涱厼鐓傞梺杞扮閻楀﹥绌辨繝鍥ч柛娑卞枛濞呫倝姊虹粙娆惧剬闁告挻绻勯幑銏犫攽閸モ晝鐦堥梺绋挎湰缁嬫垵鈻嶉敐鍜佹富闁靛牆绻掗崚浼存煏閸喐鍊愭鐐插暞缁傛帞鈧絽鐏氶弲顒€鈹戦悙鏉戠仸閽冮亶鎮归崶鈺佷槐婵﹨娅i幏鐘诲灳閾忣偆浜堕梻浣藉吹閸o附淇婇崶顒€绠查柕蹇曞Л閺€浠嬫倵閿濆簼绨介柛濠勫仱濮婃椽妫冨ù銈嗙洴瀹曟﹢濡搁妷顔藉枠濠电姷鏁告慨鐑藉极閸涘﹥鍙忛柣鎴f閺嬩線鏌熼梻瀵割槮缁炬崘顫夐妵鍕冀椤愵澀绮堕梺缁樺笒閻忔岸濡甸崟顖氱闁瑰瓨绻嶆禒鑲╃磼閻愵剙鍔ゆい顓犲厴瀵鎮㈤悡搴n槶閻熸粌绻掗弫顔尖槈閵忥紕鍘介梺瑙勫劤椤曨厼煤閹绢喗鐓欐い鏃傜摂濞堟粓鏌℃担鐟板闁诡垱妫冮崹楣冩嚑椤掍焦娅﹀┑鐘垫暩婵參骞忛崘顔肩妞ゅ繐鍟版す鎶芥⒒娓氣偓閳ь剚绋撻埞鎺楁煕閺傝法肖闁瑰箍鍨归埞鎴犫偓锝庝簻缁愭稑顪冮妶鍡樼闁瑰啿绉瑰畷顐⑽旈崨顔规嫽婵炶揪绲介幉锛勬嫻閿熺姵鐓欓柧蹇e亝鐏忕敻鏌嶈閸撴艾顫濋妸锔芥珷婵°倓鑳堕埞宥呪攽閻樺弶鎼愮紒鐘垫嚀闇夐柨婵嗙墕閳ь兛绮欐俊鎼佸煛閸屾粌寮抽梻浣告惈閸熺娀宕戦幘缁樼厱閹艰揪绱曢敍宥囩磼鏉堚晛浠辨鐐村笒铻栧ù锝呭级鐎氫粙姊绘担鍛靛綊寮甸鍕仭闁靛ň鏅涚粈鍌溾偓鍏夊亾闁告洦鍓涢崢鐢告⒑閹勭闁稿鎳庨悾宄扮暆閳ь剟鍩€椤掑喚娼愭繛鍙夌矒瀵偆鎷犲顔兼婵炲濮撮鎰板极閸ヮ剚鐓熼柟閭﹀弾閸熷繘鏌涢悙鍨毈婵﹦绮幏鍛存嚍閵壯佲偓濠囨⒑闂堚晝绉剁紒鐘虫崌閻涱喛绠涘☉娆愭闂佽法鍣﹂幏锟�...
  重点摘要:
  应用于台积公司7奈米FinFET制程技术、通过矽晶验证(silicon-proven)的 DesignWare PHY IP 包括 USB、DDR、LPDDR、HBM、PCI Express、MIPI、DisplayPort 和乙太网路。
  在7奈米制程中成功完成 DesignWare 逻辑库(Logic Libraries)与嵌入式记忆体(Embedded Memories)的客户投片(customer tapeouts),展现了高品质,也降低了整合风险。
  用于台积公司7奈米制程技术的 DesignWare IP 组合能让半导体领导厂商在行动、云端运算和汽车应用上达成矽晶设计成功。
  新思科技近日宣布其用于台积公司7奈米制程技术的 DesignWare? 逻辑库、嵌入式记忆体、介面和类比 IP 已获得超过250个设计的选用(design wins)。近30家半导体领导厂商选择了新思科技7奈米 DesignWare IP 解决方案,为行动、云端运算及汽车等各式应用提供高效能、低功耗的系统晶片(SoCs)。由于达成多项客户矽晶设计成功,DesignWare IP 获得广泛的采用,也因此设计人员在整合IP时能更具信心,并大幅降低 SoC 整合的风险。
  台积公司设计建构管理处资深处长 Suk Lee 表示:“台积公司与新思科技就多项制程进行密切合作,凸显了双方致力于为设计人员提供 IP,以协助其解决关键设计的挑战,并快速进入量产。作为台积公司生态系统的资深伙伴,新思科技一直走在 IP 解决方案的前端。新思科技提供的应用于台积公司领先业界的7奈米制程技术的 IP 解决方案, 能满足 AI、汽车与云端运算等应用领域的 SoC 部署对于效能、功耗和晶片面积的要求。”
  新思科技 IP 行销副总裁 John Koeter 指出,为了满足当前 AI 工作量(AI workloads)、影片流量以及云端和边缘资讯密集运作的需求,设计人员仰赖新思科技在最先进的高效能 FinFET 制程中,提供经过验证的 IP 解决方案。用于台积公司7奈米制程、通过矽晶验证的 DesignWare 获得广大客户采用而取得广泛验证,能让设计人员以更少的风险推出差异化产品,加快上市时程。
  上市时程与资源
  应用于台积公司7奈米与7奈米Plus 制程的 DesignWare IP 组合已经上市。
  DesignWare IP 简介
  新思科技是面向芯片设计提供高质量硅验证IP解决方案的领先供应商。DesignWare IP 组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟 IP、有线和无线接口 IP、安全 IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将 IP 整合进芯片,新思科技 IP Accelerated 计划提供 IP 原型设计套件、IP 软件开发套件和 IP 子系统。新思科技对 IP 质量的广泛投资、全面的技术支持以及强大的 IP 开发方法使设计人员能够降低整合风险,并加快上市时间。垂询 DesignWare IP 详情,请访问 https://www.synopsys.com/designware。
  新思科技简介
  新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第 15 大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体 IP 领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品

【免责声明】本文仅代表作者本人观点,与CTI论坛无关。CTI论坛对文中陈述、观点判断保持中立,不对所包含内容的准确性、可靠性或完整性提供任何明示或暗示的保证。请读者仅作参考,并请自行承担全部责任。

专题

CTI论坛会员企业